[Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Projekty użytkowników forum zarówno sprzętowe, jak i związane z programowaniem w dowolnym języku.
Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

[Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » niedziela 17 gru 2017, 17:05

Cześć,

Mam prośbę do bardziej zaawansowanych w wiedzę elektroniczną użytkowników tego forum, mianowicie o sprawdzenie schematu ideowego dzielnika częstotliwości jaki pragnę wykonać bazując na 3 układach przerzutników SN74LVC2G74DCTR.
Schemat starałem się przygotować wszelkimi możliwymi siłami w oparciu o wiedzę z:
- dokumentacji pdf przerzutnika: http://www.ti.com/lit/ds/symlink/sn74lvc2g74.pdf
- opisu jak wykonać dzielnik częstotliwości: http://www.electronics-tutorials.ws/counter/count_1.html (ew.z książki pt:"Practical electronics. A complete introduction" Andy Cooper)

Na schemacie są sygnały /CLR i /PRE (te z kreskami nad), co do których nie za bardzo mam pewność czy dobrze wykonałem połączenia na moim schemacie, tzn. z dokumentacji wynika jakoby te wejścia miałyby być nieużywane?

Dzielnik ma działać na zasadzie, że jak tylko wykryje wysoki stan na wejściu czyli CLK (pochodzące z generatora Si5351a) to wysyła to na wyjście czyli Q. Pętla zwrotna (feedback loop) jest pomiędzy wejściami D i /Q w każdym układzie, co powoduje podział częstotliwości przez 2 (na każdy pojedynczy układ SN74LVC2G74DCTR. Są trzy takie układy, więc ostatecznie częstotliwość wejściowa ulega podziale przez 8 (2^3).
Pytanie tylko, czy czegoś nie pochrzaniłem na układzie: dwie sprawy które mi nie dają spokoju to:
1. Sygnały /CLR i /PRE
2. Na chwilę obecną bez kondensatorów filtrujących (nie wiem czy tak można, ale wg schematów w dokumentacjach niby tak), jednak gdyby Ktoś mógł podrzucić mi pomysł w którym miejscu takie kondensatory wstawić to byłbym wdzięczny.

Oto schemat:
Freq_div_4_Kamami_Si5351a_v01.png


Docelowo (w testach) dzielnik częstotliwości będzie działał jako moduł pomiędzy generatorem Si5351a a oscyloskopem Rigol DS1054Z. Kable połączeniowe i wtyczki będą następujące:
1. Oscyloskop <-> dzielnik częstotliwości/generator : BNC <-> RG58/RG213 <-> SMA-M
2. Dzielnik częstotliwości <-> generator : SMA-M <-> RG58/RG213 <-> SMA-M

Pozdrawiam! J23
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.

tasza
Expert
Expert
Posty: 861
Rejestracja: czwartek 12 sty 2017, 10:24

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: tasza » niedziela 17 gru 2017, 17:40

dobry wieczór, tak na szybko to prośba o poprawienie schematu, przerzutniki D w cyfrowym światku maja swój symbol .... za chwile więcej

Awatar użytkownika
gaweł
Expert
Expert
Posty: 614
Rejestracja: wtorek 24 sty 2017, 22:05
Lokalizacja: Białystok

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: gaweł » niedziela 17 gru 2017, 17:47

Strasznie słabo czytelne jest ten schemat.
j23 pisze:wykonać bazując na 3 układach przerzutników SN74LVC2G74DCTR.

Z dokumentacji wynika, że jest to pojedynczy przerzutnik typu D i z symbolu można mniemać, że jest kompatybilny z układem 74HC74. W tym układzie wejście NOT CLR i NOT PRE mają stan aktywny dla wartości logicznej zero. Generalnie nieużywane należy podpolaryzować do VCC (pozostawienie ich nieprzyłączonych nie jest zgodne ze sztuką), można je połączyć razem i przez opornik do VCC lub nawet wprost do VCC.

j23 pisze:Pytanie tylko, czy czegoś nie pochrzaniłem na układzie: dwie sprawy które mi nie dają spokoju to:
1. Sygnały /CLR i /PRE

Jak wyżej, wymusić na wejściach stan logicznej jedynki.


j23 pisze:2. Na chwilę obecną bez kondensatorów filtrujących (nie wiem czy tak można, ale wg schematów w dokumentacjach niby tak), jednak gdyby Ktoś mógł podrzucić mi pomysł w którym miejscu takie kondensatory wstawić to byłbym wdzięczny.


Zapewne chodzi ci o kondensatory blokujące zasilanie, bo innych ten układ nie potrzebuje. Kondensatory blokujące należy zawsze dawać (mieć tako odruch bezwarunkowy) po jednym na układ (a dokładniej na jedną nóżkę VCC, gdyby układ miał ich kilka). Ja daję 100nF, raczej poniżej 47nF nie należy schodzić. Jest to jednocześnie zależne od prędkości pracy: im szybciej działa układ, tym większy.

Nie bardzo rozumiem dlaczego połączyłeś CLR drugiego układu z wyjściem Q pierwszego. Jak na wyjściu Q pierwszego wyjdzie stan niski, to zatrzymasz zliczanie w drugim przerzutniku (dokładniej go wyzerujesz).
Moja propozycja jest taka, by wszystkie wejścia CLR połączyć ze sobą, stan niski na tym wejściu wyzeruje licznik i będzie trzymać go w tym stanie dowolnie długo. Wejście PRE podpolaryzować do VCC. Wyjście NOT Q każdego przerzutnika dać na wejście D w swoim układzie. Na CLK pierwszego dać sygnał zegarowy z zewnątrz. Z wyjścia NOT Q (lub Q) dać na CLK następnego (różnica jest taka, że licznik będzie zliczał do przodu lub do tyłu, w przypadku samego dzielnika nie ma znaczenia). Z Q ostatniego przerzutnika masz sygnał o częstotliwości wejściowej podzieloną przez 8.

Prawdziwe słowa nie są przyjemne. Przyjemne słowa nie są prawdziwe.
Lao Tse

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » niedziela 17 gru 2017, 18:00

tasza pisze:dobry wieczór, tak na szybko to prośba o poprawienie schematu, przerzutniki D w cyfrowym światku maja swój symbol .... za chwile więcej

Dobry wieczór Tasza,
Wiem, przerzutniki D mają swój symbol - taki jak w:
http://www.electronics-tutorials.ws/cou ... unt_1.html
tylko, że ja starałem się dostosować schemat do układu jakim dysponuję/elementem biblioteki Eagle (w tym akurat schemacie). Postaram się poprawić schemat, niemniej będzie on bazować na powyższym linku.
Dziękuję za odpowiedź i pozdrawiam! J23

tasza
Expert
Expert
Posty: 861
Rejestracja: czwartek 12 sty 2017, 10:24

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: tasza » niedziela 17 gru 2017, 18:04

tak sobie myślę, że w/g tego schematu będzie działało zgodnie w oczekiwaniami, to co chcesz zrobić to zwykła kaskada dwójek liczących (jedna z podstawowych aplikacji przerzutnika D), w taki wypadku wejścia /Sd ( /PRE) i /Cd ( /CLR ) ( czy jakkolwiek inaczej nazwać wejścia ustawiania i kasowania) maja być na Vcc lub generalnie na wysokim stanie logicznym; na każdym kolejnym wyjściu Q masz fwe podzielone przez dwa;

-- edytka --
no to chyba juz inni wyczerpali temat, powodzenia zatem
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.
Ostatnio zmieniony niedziela 17 gru 2017, 18:12 przez tasza, łącznie zmieniany 1 raz.

Awatar użytkownika
ZbeeGin
User
User
Posty: 260
Rejestracja: sobota 08 lip 2017, 17:16
Lokalizacja: GOP
Kontaktowanie:

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: ZbeeGin » niedziela 17 gru 2017, 18:06

tasza pisze:dobry wieczór, tak na szybko to prośba o poprawienie schematu, przerzutniki D w cyfrowym światku maja swój symbol .... za chwile więcej

A poczekaj ja pomogę...
Przechwytywanie7.PNG


1. /CLR i /PRE nie mogą wisieć w powietrzu. Każdy "śmieć" będzie albo resetował przerzutnik, albo go ustawiał. W przebiegu mogą pojawić się "glitch-e" (Nierówny przebieg). Trzeba podciągnąć do VCC.
2. Kondensatory na zasilaniu każdego układu obowiązkowo zwłaszcza, że to wysokie częstotliwości. Do tego jeden mały elektrolit.
3. Pokusiłbym się jeszcze o dodanie na wejściu bufora ze Shmitt-em (74LVC1G17). Chyba, że jesteś pewien, że przebieg trafiający do wejścia będzie "żyleta" TTL.

Na koniec mała dygresja. Dzielniki lepiej jest robić na przerzutnikach JK.
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » niedziela 17 gru 2017, 18:22

gaweł pisze:Strasznie słabo czytelne jest ten schemat.
j23 pisze:wykonać bazując na 3 układach przerzutników SN74LVC2G74DCTR.

Z dokumentacji wynika, że jest to pojedynczy przerzutnik typu D i z symbolu można mniemać, że jest kompatybilny z układem 74HC74. (...) można je połączyć razem i przez opornik do VCC lub nawet wprost do VCC.
Przepraszam za dość marny schemat. Poprawię go oczywiście, tylko najpierw właśnie pytam żeby bardziej tego schematu nie popsuć. ;)

gaweł pisze:
j23 pisze:2. Na chwilę obecną bez kondensatorów filtrujących (...)

Zapewne chodzi ci o kondensatory blokujące zasilanie(...)po jednym na układ (a dokładniej na jedną nóżkę VCC, gdyby układ miał ich kilka).
Powiem szczerze (ale wypływa to z mojego braku doświadczenia) że pierwszy raz spotykam się z pojęciem "blokujące zasilanie", w związku z czym nie bardzo wiem jak mam umiejscowić taki kondensator na schemacie (każdy na jeden przerzutnik, więc w sumie trzy). Ten, który miałem na myśli to miałby być wpięty tak jak wpina się kondensator do stabilizacji sygnału (jedna nóżka do masy, druga do VCC), ale nie wiem czy o to chodzi. Najlepiej jak poprawię schemat i wtedy będzie wiadomo.

gaweł pisze:Nie bardzo rozumiem dlaczego połączyłeś CLR drugiego układu z wyjściem Q pierwszego.(...)
Tak było podane w instrukcji z:
http://www.electronics-tutorials.ws/cou ... unt_1.html

Pozdrawiam! J23 Jarek

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » niedziela 17 gru 2017, 20:21

Wstawiam nieco poprawiony schemat. Będę się dalej upierał, że sygnał z CLK -> Q jest dobrze podłączony, bo tak wynika zarówno z dokumentacji układu przerzutnika, jak i ze linku tutoriala (http://www.electronics-tutorials.ws/counter/count_1.html). Przepraszam, że używam takiego dość dziwnego symbolu dla tego przerzutnika, ale w Eaglu nie widzę innego lepszego (takiego co do którego byłbym pewien, że odpowiada dla układu 74LVC2G74DCTR).

Poprawiony schemat (proszę pisać jak coś źle ponumerowałem, albo jakieś inne błędy) - dodałem kondensatory 100 nF i 47 µF:
Freqdiv_4_Kamami_Si5351a_v03.png


Do załączników wrzucam także spakowany schemat z Eagle'a.

Choć to zapewne nie koniec moich zmagań z dzielnikiem to już teraz bardzo, ale to BARDZO dziękuję wszystkim za pomoc. :)

Pozdrawiam! J23 Jarek

P.S. Jeszcze jedna sprawa co mnie niepokoi to, że na str.10 dokumentacji Texas Instruments podają, że sygnał /CLR ma być podłączony do VCC przez rezystor... że niby ten rezystor to jest opcjonalny... no ale jaka wartość? 100Ω, 1kΩ?
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.

Awatar użytkownika
ZbeeGin
User
User
Posty: 260
Rejestracja: sobota 08 lip 2017, 17:16
Lokalizacja: GOP
Kontaktowanie:

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: ZbeeGin » niedziela 17 gru 2017, 21:17

Tak na szybko i z palca w edytorze tekstu (No niestety nie trawię tego edytora bibliotek z EAGLE) narysowałem poprawiony schemat w wykorzystaniem odpowiednich symboli.
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.

Awatar użytkownika
gaweł
Expert
Expert
Posty: 614
Rejestracja: wtorek 24 sty 2017, 22:05
Lokalizacja: Białystok

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: gaweł » niedziela 17 gru 2017, 21:25

j23 pisze:Powiem szczerze (ale wypływa to z mojego braku doświadczenia) że pierwszy raz spotykam się z pojęciem "blokujące zasilanie", w związku z czym nie bardzo wiem jak mam umiejscowić taki kondensator na schemacie (każdy na jeden przerzutnik, więc w sumie trzy). Ten, który miałem na myśli to miałby być wpięty tak jak wpina się kondensator do stabilizacji sygnału (jedna nóżka do masy, druga do VCC), ale nie wiem czy o to chodzi. Najlepiej jak poprawię schemat i wtedy będzie wiadomo.

Kondensatory jak najbliżej wyprowadzeń VCC i GND układu przerzutnika, po jednym na układ scalony. Ich rola jest taka, że w chwili zmiany stanu sygnału między jedynką z zerem (i odwrotnie), układ impulsowo bierze duży prąd. Stan ten trwa ułamki mikrosekund i patrząc z punktu widzenia układu scalonego i biorąc pod uwagę impedancję ścieżek zasilania, napięcie zasilające układ cyfrowy "zdechnie" na chwilę, co nie wróży stabilnej pracy. Kondensator stanowi rezerwę energii na te właśnie ułamki mikrosekund. Jak pisałem wyżej, im większa jest częstotliwość pracy, tym częściej są piki poboru prądu co implikuje większą pojemność. Klasyczne elektrolity słabo się sprawdzają ze względu na impedancję zwiniętej folii aluminiowej. Najlepiej zachowują się kondki monolityczne.

j23 pisze:P.S. Jeszcze jedna sprawa co mnie niepokoi to, że na str.10 dokumentacji Texas Instruments podają, że sygnał /CLR ma być podłączony do VCC przez rezystor... że niby ten rezystor to jest opcjonalny... no ale jaka wartość? 100Ω, 1kΩ?

Generalnie nie ma znaczenia. Układy CMOS są tolerancyjne i może to być od zera (brak rezystora) do kilkudziesięciu kilo. W układach bipolarnyvh (jak seria 74LSxxx) wejścia miały raczej charakter prądowy, więc nie należy dawać rezystorów o dużej rezystancji (klasyka to 1k). W układach CMOS wejścia mają charakter napięciowy, więc górny limit rezystancji sięga nawet setek kilo. Z praktycznego punktu widzenia, to warto dać rezystor przykładowo 10k (1k również będzie dobry) zamiast bezpośrednio łączyć do VCC. Otóż, w trakcie uruchamiania (szczególnie bardziej złożonych układów), czasami przydatne jest podanie "drutem glebowym" stanu zera na określone wyprowadzenia. Gdyby nie było rezystora, to robisz zwarcie zasilania. Gdy jest rezystor, to taka operacja nie wnosi perturbacji w układzie.

Prawdziwe słowa nie są przyjemne. Przyjemne słowa nie są prawdziwe.
Lao Tse

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » niedziela 17 gru 2017, 21:46

gaweł pisze:(...)Generalnie nie ma znaczenia. Układy CMOS są tolerancyjne i może to być od zera (brak rezystora) do kilkudziesięciu kilo. W układach bipolarnyvh (jak seria 74LSxxx) wejścia miały raczej charakter prądowy, więc nie należy dawać rezystorów o dużej rezystancji (klasyka to 1k). W układach CMOS wejścia mają charakter napięciowy, więc górny limit rezystancji sięga nawet setek kilo. Z praktycznego punktu widzenia, to warto dać rezystor przykładowo 10k (1k również będzie dobry) zamiast bezpośrednio łączyć do VCC. Otóż, w trakcie uruchamiania (szczególnie bardziej złożonych układów), czasami przydatne jest podanie "drutem glebowym" stanu zera na określone wyprowadzenia. Gdyby nie było rezystora, to robisz zwarcie zasilania. Gdy jest rezystor, to taka operacja nie wnosi perturbacji w układzie.
Dziękuję za to profesjonalne wytłumaczenie.

No to wrzucam ostatni schemat ideowy + schemat montażowy + pliki Eagla:
1. Schemat ideowy:
Freqdiv_4_Kamami_Si5351a_v03.png


2. Schemat montażowy:
Freqdiv_4_Kamami_Si5351a_v03_brd.png


BARDZO BARDZO BARDZO dziękuję wszystkim za bardzo cenne rady. Niedługo przyjdzie pora obaczyć jak to zaskoczy w praktyce... ;)

Pozdrawiam! J23
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.
Ostatnio zmieniony niedziela 17 gru 2017, 21:54 przez j23, łącznie zmieniany 1 raz.

Awatar użytkownika
gaweł
Expert
Expert
Posty: 614
Rejestracja: wtorek 24 sty 2017, 22:05
Lokalizacja: Białystok

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: gaweł » niedziela 17 gru 2017, 21:54

j23 pisze:http://www.electronics-tutorials.ws/cou ... unt_1.html

W kwestii dwójek liczących: najprościej stosować (jak zauważył ZbeeGin) przerzutniki JK. Są dwa warianty, na wejścia J i K podaje się stan "siebie na krzyż" czyli na Q→J i NOT Q→K. Za każdym właściwym zboczem zegarowym przerzutnik będzie zmieniał stan na przeciwny. Dokładnie to samo daje jak na wejście J i K podane są jedynki (taka jest filozofia tego przerzutnika). Możliwe są cztery kombinacje:
J=0 i K=0 :arrow: przerzutnik nic ie robi (nie zmiania stanu), zmiana sygnału zegarowego nie powoduje zmian na wyjściu przerzutnika,
J=1 i K=0 :arrow: przerzutnik wpisuje stan J→Q (czyli Q=1) i K→NOT Q (czyli NOT Q=0),
J=0 i K=1 :arrow: przerzutnik wpisuje stan J→Q (czyli Q=0) i K→NOT Q (czyli NOT Q=1),
J=1 i K=1 :arrow: przerzutnik zmienia stan na przeciwny.
Tu warto zauważyć, że typowe przerzutniki JK z serii 74.... reagują na zbocze opadające sygnału zegarowego.

W przypadku zastosowania przerzutnika D, na odpowiednie zbocze (dla 74HC74 jest to zbocze narastające) następuje wpis, czyli D→Q.


PS.
Inny wariant rozwiązania, to zastosowanie układu 74HC93 (lub unowocześniona jego wersja jak przykładowo 74LVC393), który zawiera w sobie licznik 1-bitowy i licznik 3-bitowy. Generalnie takich układów jest sporo.

Prawdziwe słowa nie są przyjemne. Przyjemne słowa nie są prawdziwe.
Lao Tse

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » niedziela 17 gru 2017, 22:03

Chociaż jestem parweniuszem jeśli chodzi o konstruowanie tego typu układów (pierwszy taki układ!), to jeszcze doczytałem, że niby to co ja tutaj konstruuję czyli budowanie dzielnika częstotliwości z przerzutników typu D to niby konstruuję przerzutnik typu T (dzielnik dwójkowy), ale nie wiem czy to prawidłowa definicja, więc to tylko taka ciekawostka bardziej.
Natomiast co do przerzutników typu JK i użyciu ich w tym zadaniu to póki co jest to kompletnie poza moim zakresem wiedzy w tym temacie. Wybrałem przerzutnik typu D jako gotowy układ ponieważ taki właśnie układ najbardziej odpowiadał parametrom w oparciu o które go szukałem. Parametrami były:
1. Częstotliwość 160 MHz z jaką musiałby poradzić sobie przerzutnik
2. Napięcie zasilania
3. Cena przerzutnika

Jeszcze raz dzięki Kolego Gaweł za profesjonalne wyłożenie całej sprawy. :)

Pozdrawiam! J23 Jarek

Awatar użytkownika
gaweł
Expert
Expert
Posty: 614
Rejestracja: wtorek 24 sty 2017, 22:05
Lokalizacja: Białystok

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: gaweł » niedziela 17 gru 2017, 22:17

j23 pisze:1. Częstotliwość 160 MHz z jaką musiałby poradzić sobie przerzutnik


Może mi umknęło te 160 MHz. To trochę podnosi poprzeczkę. Dla takich frekwencji to należy bardzo starannie zaprojektować PCB. Ja osobiście bym rozejrzałbym się za pojedynczym układem, który realizuje wymaganą funkcjonalność. Fabrykant już zadbał by w obrębie pojedynczej struktury wszystko było OK.

Prawdziwe słowa nie są przyjemne. Przyjemne słowa nie są prawdziwe.
Lao Tse

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » niedziela 17 gru 2017, 22:44

gaweł pisze:
j23 pisze:(...)To trochę podnosi poprzeczkę. Dla takich frekwencji to należy bardzo starannie zaprojektować PCB. Ja osobiście bym rozejrzałbym się za pojedynczym układem, który realizuje wymaganą funkcjonalność. Fabrykant już zadbał by w obrębie pojedynczej struktury wszystko było OK.

No właśnie... Jednak zrobiłem jeden błąd w schematach, mianowicie muszę dodać źródło zasilania. ;) Energia póki co nie bierze się z powietrza... :)
Płytka będzie ekranowana, połączenia maksymalnie blisko. Masa tam gdzie można po przeciwnej stronie, ale wokół będzie ekran, więc muszę nieco przeprojektować PCB (schemat montażowy).
Patrzałem za gotowymi układami dzielników radzącymi sobie z częstotliwością 160 MHz i zawsze było tak, że albo za drogie, albo okazywało się że niby "jest w sklepie", ale już nie "w magazynie" a za chwilę, że producent wycofał ze sprzedaży, no albo czas oczekiwania na przesyłkę nie do akceptacji.

Edit (dodałem piny do zasilania układu, układ wpinany do uniwersalnej płytki prototypowej - piny wychodzą z dołu):
1. Poprawiony schemat ideowy:
Freqdiv_4_Kamami_Si5351a_v03.png


2. Poprawiony schemat montażowy:
Freqdiv_4_Kamami_Si5351a_v03_brd.png


Pozdrawiam! J23 Jarek
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.

Awatar użytkownika
gaweł
Expert
Expert
Posty: 614
Rejestracja: wtorek 24 sty 2017, 22:05
Lokalizacja: Białystok

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: gaweł » wtorek 19 gru 2017, 00:17

Sugerowałbym zastosowanie kondków SMD. Coś na ten kształt (jak w pierwszym przerzutniku).
Freqdiv_4_Kamami_Si5351a_v03_brd.png

Całość może wyjść jako PCB jednostronna.
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.

Prawdziwe słowa nie są przyjemne. Przyjemne słowa nie są prawdziwe.
Lao Tse

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » wtorek 02 sty 2018, 19:57

Bardzo proszę gdyby tak któraś/yś z Koleżanek/Kolegów mógłby rzucić okien na schemat ideowy i montażowy wyżej wspomnianego układu dzielnika częstotliwości. To jest teoretycznie wersja tuż przed wytrawianiem, więc proszę o sprawdzenie czy przypadkiem gdzieś babola nie zrobiłem (ja nie widzę, ale wolę się upewnić). Dziękuję.

Schemat ideowy:
Freqdiv_4_Kamami_Si5351a_v05_sch.png


Schemat montażowy (pełny):
Freqdiv_4_Kamami_Si5351a_v05_brd2.png


Schemat montażowy (bez nazw i wartości, obie warstwy top i bottom):
Freqdiv_4_Kamami_Si5351a_v05_brd.png


Schemat montażowy (bez nazw i wartości, tylko warstwa top):
Freqdiv_4_Kamami_Si5351a_v05_brd_top.png


Schemat montażowy (bez nazw i wartości, tylko warstwa bottom):
Freqdiv_4_Kamami_Si5351a_v05_brd_bottom.png


Oczywiście wydruk warstwy top drukowany jest przez moją drukarkę jako mirror (w odniesieniu do tego jak tu jest pokazany).

Pozdrawiam! J23 Jarek

P.S. Kolego Gaweł, chciałem zastosować elementy smd, ale jeszcze nie doszły, a mnie już brakuje cierpliwości na czekanie na tą przesyłkę. Z elementów nie-smd co do których mam pewne wątpliwości (generowanie szumu) to jest ta bydlacka dioda BYW100-200 i kondensator 47 [µF].
P.S.2. Obrysowania elementów (krawędzie) tylko tutaj na obrazkach dla lepszego zrozumienia ;)
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » wtorek 02 sty 2018, 20:11

Acha, to czego jeszcze nie dopisałem, a nie ma tego jak pokazać, to jest to, że to urządzonko będzie dookoła ekranowane - tak jak obrys masy układu.

Awatar użytkownika
gaweł
Expert
Expert
Posty: 614
Rejestracja: wtorek 24 sty 2017, 22:05
Lokalizacja: Białystok

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: gaweł » środa 03 sty 2018, 11:33

j pisze:Schemat ideowy:

Do tej pory możliwe było "wklepanie" właściwego symbolu do biblioteki. Tak, to nadal rysunek jest bardzo mylący. Ale załóżmy, że przerzutniki są tak połączone, jak pokazywały rysunki jakie zaproponował ZbeeGin. Samo PCB można zrobić w pełni jednostronne a na stronie BOTTOM dać na całej powierzchni masę. Kondki 100nF mogą być przewlekane, nie ma problemu, tylko warto zastosować jakieś lepsze, monolityczne a nie zwijane.

Prawdziwe słowa nie są przyjemne. Przyjemne słowa nie są prawdziwe.
Lao Tse

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » sobota 13 sty 2018, 22:39

Bardzo proszę mi podpowiedzieć gdzie jest nóżka nr 1 w tym układzie:
20180113_213216-1.jpg


Z góry bardzo dziękuję. :)

Pozdrawiam! 73 J23
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.

Awatar użytkownika
wojtek
Geek
Geek
Posty: 1901
Rejestracja: piątek 04 wrz 2015, 09:03
Lokalizacja: JO90JK

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: wojtek » sobota 13 sty 2018, 22:40

jak masz tak obrócone to jedynka jest przy pasku u góry po prawej, a konkretnie co to za scalak?
73 Wojtek

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » sobota 13 sty 2018, 22:42

Dzięki za szybką odpowiedź Wojtek! :)

To jest przerzutnik, a scalak to dokładnie: SN74LVC2G74DCTR z rozstawem nóżek SSOP8.

Awatar użytkownika
gaweł
Expert
Expert
Posty: 614
Rejestracja: wtorek 24 sty 2017, 22:05
Lokalizacja: Białystok

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: gaweł » sobota 13 sty 2018, 23:13

j23 pisze:Bardzo proszę mi podpowiedzieć gdzie jest nóżka nr 1 w tym układzie:

Czasami jest to problem z identyfikacją. Jest stosowanych tyle rozwiązań, że łeb urywa. Mamy taki desymetryzator jak w układach w obudowie DIL, do których jesteśmy przyzwyczajeni, są "kropki i kółka wytłoczone na obudowie w okolicach nogi nr 1, są fazki (inaczej ścięty kant obudowy) wzdłuż wyprowadzeń. Przy tych wszystkich systemach zauważyłem jedną cechę, być może prawdziwą, gdyż nie pamiętam przypadku, gdzie nie byłaby spełniona, a przez moje ręce przeszło tysiące układów scalonych (dotyczy układów w obudowach dwurzędowych). Otóż nadruk symbolu układy scalonego nie jest do góry nogami. Jak literki są normalnie, to pin 1 jest po lewej stronie w dolnym rzędzie.

Prawdziwe słowa nie są przyjemne. Przyjemne słowa nie są prawdziwe.
Lao Tse

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » poniedziałek 15 sty 2018, 18:44

Moje pierwsze trzy układy scalone typu SMD wlutowane 8-) Ciekawe tylko czy to będzie działać... Czas pokaże ;) :like:
VID-20180115-WA0005.mp4

Wiem, że trochę nadziabane, ale proszę o wyrozumiałość - po pierwsze dopiero początki w smd, po drugie akurat to było lutowane transformatorówką.. :roll:
No nic... Wracam do dłubania dalej... :)
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.

Awatar użytkownika
j23
User
User
Posty: 370
Rejestracja: czwartek 08 paź 2015, 18:40

Re: [Dzielnik częstotliwości] Frequency divider /8 na układzie SN74LVC2G74DCTR - prośba o sprawdzenie schematu

Postautor: j23 » poniedziałek 15 sty 2018, 23:13

Prototyp dzielnika częstotliwości PRAWIE gotowy (jeszcze obudowa ekranująca pozostała):
IMG-20180115-WA0025-1.jpg

No i potem testy, czy to w ogóle zaskoczy.. :? :roll:
Nie masz wymaganych uprawnień, aby zobaczyć pliki załączone do tego posta.


Wróć do „DIY”

Kto jest online

Użytkownicy przeglądający to forum: Obecnie na forum nie ma żadnego zarejestrowanego użytkownika i 1 gość